您好,欢迎来到维库电子市场网 登录 | 免费注册
14年
企业信息

深圳市金和信科技有限公司

卖家积分:24001分-25000分

营业执照:已审核

经营模式:

所在地区:广东 深圳

人气:273146
企业档案

相关证件:营业执照已审核 

会员类型:

会员年限:14年

廖先生,18664341585 QQ:714451819

电话:0755-36853282

手机:18664341585

廖先生,18664341585 QQ:1641478720

电话:0755-36853282

手机:18664341585

阿库IM:

地址:深圳市福田区华强北路赛格广场2902B

传真:086-0755-83692623

E-mail:locking86@126.com

供应XC6SLX16-2CSG324C,XILINX,FPGA
供应XC6SLX16-2CSG324C,XILINX,FPGA
<>

供应XC6SLX16-2CSG324C,XILINX,FPGA

型号/规格:

XC6SLX16-2CSG324C

品牌/商标:

XILINX

封装:

BGA324

批号:

2117+

产地:

台湾

产品信息


供应,XC6SLX16-2CSG324C,FPGA Spartan-6 LX系列14579单元45nm(CMOS)技术1.2V 324引脚CS-BGA,全新原装公司现货,XC6SLX16-2CSG324C,假一罚十,实体公司,诚信经营
Spartan®-6系列以的总成本为大容量应用提供了的系统集成功能。


十三人家庭提供了从3840到147443个逻辑单元的扩展密度,功耗为以前斯巴达家庭的一半,
以及更快、更全面的连接。Spartan-6系列基于成熟的45 nm低功耗铜工艺技术,
在成本、功耗和性能方面实现佳平衡,提供了一种新的、
更高效的双寄存器6输入查找表(LUT)逻辑和丰富的内置系统级块选择。其中包括18 Kb(2 x 9 Kb)块RAM、第二代DSP48A1片、SDRAM内存控制器、增强型混合模式时钟管理块、
SelectIO技术、功率优化的高速串行收发器块、PCI Express®兼容的端点块、
系统级电源管理模式、自动检测配置选项、,并通过AES和设备DNA保护增强IP安全性。
这些特性为定制ASIC产品提供了一种低成本的可编程替代方案,具有前所未有的易用性。
Spartan-6 FPGA为大容量逻辑设计、面向消费者的DSP设计和成本敏感的嵌入式应用提供了佳解决方案。
SPARTAN-6FPGA是面向目标设计平台的可编程硅基础,它提供集成的软件和硬件组件,
使设计者能够在开发周期一开始就专注于创新。




主要特征
Spartan-6LX FPGA:逻辑优化
低成本设计
多个高效集成块
I/O标准的优化选择
交错垫
大容量塑料线粘合封装
低静态和动态功率
45纳米工艺优化成本和低功耗
零功率休眠掉电模式
挂起模式通过多引脚唤醒和控制增强来维护状态和配置
多电压、多标准选择™ 接口银行
每个差分I/O的数据传输速率高达1080 Mb/s
可选输出驱动,每个引脚高达24 mA
3.3V至1.2V I/O标准和协议
低成本HSTL和SSTL内存接口
热插拔合规性
可调I/O转换速率,以改善信号完整性
LXT FPGA中的高速GTP串行收发器
高达3.2 Gb/s
高速接口包括:串行ATA、Aurora、1G以太网、PCI Express、OBSAI、




CPRI、EPON、GPON、DisplayPort和XAUI
用于PCI Express设计的集成端点块(LXT)
与33 MHz、32位和64位规格兼容的低成本PCI®技术支持。
高效DSP48A1切片
高性能算法与信号处理
快速18 x 18乘法器和48位累加器
流水线和级联功能
辅助滤波器应用的前置加法器
集成内存控制器块
DDR、DDR2、DDR3和LPDDR支持
数据速率高达800 Mb/s(12.8 Gb/s峰值带宽)
具有独立FIFO的多端口总线结构,以减少设计定时问题
丰富的逻辑资源,逻辑容量增加
可选移位寄存器或分布式RAM支持
高效的6输入LUT可提高性能并将功耗降至低
带双触发器的LUT,用于以管道为中心的应用
具有广泛粒度的块RAM
具有字节写入启用功能的快速块RAM
18 Kb块,可选择编程为两个独立的9 Kb块RAM
时钟管理磁贴(CMT)可增强性能
低噪音,灵活的时钟
数字时钟管理器(DCM)消除了时钟偏移和占空比失真
用于低抖动时钟的锁相环(PLL)
同时进行乘法、除法和相移的频率合成
16个低偏差时钟网络
简化配置,支持低成本标准
2针自动检测配置
广泛的第三方SPI(高达x4)和NOR闪存支持
功能丰富的Xilinx平台闪存和JTAG
使用看门狗保护,支持多比特流远程升级
增强设计保护的安全性
用于设计验证的设备DNA标识符
大型设备中的AES比特流加密
更快的嵌入式处理,具有增强、低成本的微晶玻璃™ 软处理器
业界的IP和参考设计